第4章时序逻辑电路

第4章测验

1、单选题:
‏具有约束条件的触发器有             。​
选项:
A: 主从RS触发器
B: 由主从RS触发器组成D触发器
C: 主从JK触发器
D: 由主从JK触发器组成D触发器
答案: 【 主从RS触发器

2、单选题:
​主从RS触发器不能完全克服多次翻转的原因是             。‏
选项:
A: 主从RS触发器的主触发器工作原理和同步RS触发器相同
B: 主从RS触发器的从触发器工作原理和同步RS触发器相同
C: 输入信号R不稳定
D: 异步复位或置位不考虑时钟的到来就将输出清零或置1
答案: 【 主从RS触发器的主触发器工作原理和同步RS触发器相同

3、单选题:
‏主从触发器的时钟在高电平时,将输入信号传递到             。在低电平时,将信号传递到             。‎‏(A)从触发器输出  (B)主触发器输出  (C)JK触发器输出 (D)D触发器输出‎‏‎
选项:
A: B、A
B: B、C
C: D、A
D: B、D
答案: 【 B、A

4、单选题:

‎选项:
A: A
B: B
C: C
D: D
答案: 【 A

5、单选题:
‌抗干扰能力最弱的触发器是             。‌
选项:
A: 主从RS触发器
B: 维持阻塞RS触发器
C: 主从JK触发器
D: 主从JK触发器组成D触发器
答案: 【 主从RS触发器

6、单选题:
‍维持阻塞RS触发器利用             , 在时钟CP的边沿传递数据, 传输延迟D触发器利用             , 在时钟CP的边沿传递数据。‏‍(A)门的延时    (B)维持阻塞线    (C)脉冲的低电平   (D)高电平或低电平‏‍‏
选项:
A: B、C
B: B、A
C: C、A
D: B、D
答案: 【 B、A

7、单选题:
‌分析传输延迟JK触发器之后, 发现CP在高电平时, 输出状态             。CP在低电平时,输出状态             。‎‌(A)不变  (B)为0  (C)为1 (D)改变‎‌‎
选项:
A: A、C
B: B、A
C: A、A
D: A、D
答案: 【 A、A

8、单选题:
​在时钟CP有效的情况下, 触发器输出的新状态等于输入信号的是          触发器。​
选项:
A: D
B: JK
C: RS
D: T
答案: 【 T

9、单选题:
‎指出下列哪种电路结构的触发器可以构成移位寄存器,哪些不能构成移位寄存器。如果能够,请在(  )内画√,否则画×。‌‎  (A)RS锁存器(  )  (B)同步RS触发器(  )   (C)主从JK触发器(  )‌(D)维持阻塞触发器(  ) (E)用CMOS传输门组成的边沿触发器(  )‌
选项:
A: ×、√、√、√、×
B: ×、√、×、√、√
C: ×、√、√、×、√
D: ×、√、√、√、√
答案: 【&n

剩余75%内容付费后可查看

发表评论

电子邮件地址不会被公开。 必填项已用*标注