模块八利用FPGA设计实现小型数字系统

利用FPGA设计实现小型数字系统单元测验

1、单选题:
‌数字频率计中的BCD计数器模块的三个工作状态:清零、计数、和锁存状态中的锁存状态主要起什么作用‌
选项:
A: 保持计数器的计数输出不变,以便显示模块载入显示
B: 等待输入待测信号稳定之后,再进行测量
C: 显示模块仅在此状态下显示频率测量结果
D: 减少测量误差
E: 提供显示译码控制信号
F: 以便计数器数据的稳定输出
答案: 【 保持计数器的计数输出不变,以便显示模块载入显示

2、单选题:
‍数字频率计采用4个数字的BCD码计数器,若采样时间0.01s, 那么它能够测量的最大频率是多少‏
选项:
A: 999.9KHz
B: 9999Hz
C: 99.99KHz
D: 9999KHz
E: 99.99MHz
F: 999.9MHz
答案: 【 999.9KHz

3、单选题:
‎在对数字钟计时、校时模块进行仿真时,设秒信号的周期为10ns,若要观察24时制计数是否正确,那么在复位信号无效,计时使能信号有效的情况下,仿真需运行多长时间‏
选项:
A: 864us
B:

剩余75%内容付费后可查看

发表评论

电子邮件地址不会被公开。 必填项已用*标注